Türkçe English Ders İçerik Rapor
Ders Öğretim Planı
MANTIK DEVRELERİ
1 Dersin Adı: MANTIK DEVRELERİ
2 Dersin Kodu: BMB2005
3 Dersin Türü: Zorunlu
4 Dersin Seviyesi: Lisans
5 Dersin Verildiği Yıl: 2
6 Dersin Verildiği Yarıyıl: 3
7 Dersin AKTS Kredisi: 7
8 Teorik Ders Saati (saat/hafta): 3
9 Uygulama Ders Saati (saat/hafta): 0
10 Laboratuar Ders Saati (saat/hafta): 0
11 Dersin Önkoşulu Yok
12 Ders İçin Önerilen Diğer Hususlar Yok
13 Dersin Dili: Türkçe
14 Dersin Veriliş Şekli Yüz yüze
15 Dersin Koordinatörü: Prof. Dr. KEMAL FİDANBOYLU
16 Dersi Veren Diğer Öğretim Elemanları: Kemal Fidanboylu
17 Ders Koordinatörünün İletişim Bilgileri: kfidan@uludag.edu.tr
18 Dersin Web Adresi:
19 Dersin Amacı Sayısal devre prensiplerini kavrayıp, bileşik ve sıralı sayısal devrelerin analiz ve tasarımlarını gerçekleştirebilme ve uygulamalarda kullanabilme yeteneklerinin kazanılması
20 Dersin Mesleki Gelişime Katkısı:
21 Ders Öğrenme Kazanımları
1 Kuramsal ve uygulamalı bilgileri sayısal elektronik (mantık devreleri) alanındaki mühendislik problemlerinin modellenmesinde ve çözümünde uygulayabilme;;
2 Sayısal elektronik alanında karşılaşılan karmaşık mühendislik problemlerini uygun analiz ve modelleme yöntemlerini seçerek saptayabilme, tanımlayabilme, formüle edebilme ve çözebilme;;
3 Sayısal elektronik alanında karşılaşılan karmaşık bir sistemi, süreci, gerçekçi kısıtlar ve koşullar altında modern tasarım yöntemlerini uygulayarak tasarlayabilme ;;
4 Bilişim teknolojilerinden etkin bir biçimde faydalanarak sayısal elektronik uygulamaları için modern teknik ve araçları geliştirebilme, seçebilme ve kullanabilme;;
5 Sayısal elektronik alanındaki mühendislik problemlerinin incelenmesi için veri toplayabilme ve sonuçları analiz ederek yorumlayabilme;;
22 Dersin İçeriği
Hafta Teori Uygulama
1 Analog ve sayısal kavramlar, sayı sistemleri, ikili kodlar
2 Boole cebri, sayısal mantık kapıları, entegreleri, devreleri
3 Boole fonksiyonlarının sadeleştirilmesi: Karnaugh haritaları, tablo (Quine McCluskey) yöntemi
4 Bileşik devrelerin analiz ve tasarımları: Matematiksel işlem devreleri
5 Bileşik devrelerin analiz ve tasarımları: Karşılaştırma devreleri, kod çözücüler, kodlayıcılar
6 Bileşik devrelerin analiz ve tasarımları: Çoğullayıcı, veri dağıtıcı, programlanabilir yapılar
7 Sıralı devrelerin analiz ve tasarımları: Mealy, Moore modelleri, flip-floplar ve uygulama devreleri
8 Yıliçi sınav+Ders tekrarı
9 Sıralı devrelerin analiz ve tasarımları: Asenkron sayıcılar
10 Sıralı devrelerin analiz ve tasarımları: Senkron sayıcılar
11 Sıralı devrelerin analiz ve tasarımları: Halka, Johnson sayıcı, uygulama devreleri
12 Kaydediciler ve bellekler
13 Asenkron sıralı mantık devreleri
14 Algoritmik durum makineleri
23 Ders Kitabı, Referanslar ve/veya Diğer Kaynaklar: Mano, M. Morris, Digital Design, 3nd Ed., Prentice-Hall, 2001. 2. Mano, M. Morris, Sayısal Tasarım, (2. Basımdan çeviri), Literatür Yayıncılık, 2002. 3. Wakerly, J.F., Digital Design Principles&Practices, 3nd Ed., Prentice-Hall, 1999.
24 Değerlendirme
YARIYIL İÇİ ÇALIŞMALARI SAYISI KATKI YÜZDESİ
Ara Sınav 1 40
Kısa Sınav 0 0
Ödev 0 0
Yıl sonu Sınavı 1 60
Toplam 2 100
Yıl içi çalışmalarının Başarıya Oranı 40
Finalin BAşarıya Oranı 60
Toplam 100
Derste Kullanılan Ölçme ve Değerlendirme Yaklaşımları
Açıklama
25 AKTS / İŞ YÜKÜ TABLOSU
Etkinlik SAYISI Süresi [Saat] Toplam İş Yükü [Saat]
Teorik Dersler 14 3 42
Uygulamalı Dersler 0 0 0
Sınıf Dışı Ders Çalışma Süresi (Ön çalışma, pekiştirme) 14 4 56
Ödevler 0 0 0
Projeler 0 0 0
Arazi Çalışmaları 0 0 0
Arasınavlar 1 52 52
Diğer 0 0 0
Yarıyıl Sonu Sınavları 1 60 60
Toplam İş Yükü 210
Toplam İş Yükü / 30 saat 7
Dersin AKTS Kredisi 7
26 PROGRAM YETERLİLİKLERİ İLE DERS ÖĞRENİN KAZANIMLARI İLİŞKİSİ TABLOSU
PY1 PY2 PY3 PY4 PY5 PY6 PY7 PY8 PY9 PY10 PY11 PY12
OK1 5 0 0 0 0 0 0 0 0 0 0 0
OK2 0 5 0 0 0 0 0 0 0 0 0 0
OK3 0 0 5 0 0 0 0 0 0 0 0 0
OK4 0 0 0 5 0 0 0 0 0 0 0 0
OK5 0 0 0 0 5 0 0 0 0 0 0 0
ÖK: Öğrenme Kazanımları PY: Program yeterlilikleri
Katkı Düzeyi: 1 Çok Düşük 2 Düşük 3 Orta 4 Yüksek 5 Çok Yüksek
Bologna İletişim
Mail : bologna@uludag.edu.tr
Tasarım & Kodlama
Bilgi İşlem Daire Başkanlığı © 2015
otomasyon@uludag.edu.tr