Türkçe English Ders İçerik Rapor
Ders Öğretim Planı
SAYISAL TASARIM
1 Dersin Adı: SAYISAL TASARIM
2 Dersin Kodu: EMEZ104
3 Dersin Türü: Zorunlu
4 Dersin Seviyesi: Önlisans
5 Dersin Verildiği Yıl: 1
6 Dersin Verildiği Yarıyıl: 2
7 Dersin AKTS Kredisi: 4
8 Teorik Ders Saati (saat/hafta): 3
9 Uygulama Ders Saati (saat/hafta): 0
10 Laboratuar Ders Saati (saat/hafta): 1
11 Dersin Önkoşulu Yok
12 Ders İçin Önerilen Diğer Hususlar Yok
13 Dersin Dili: Türkçe
14 Dersin Veriliş Şekli Yüz yüze
15 Dersin Koordinatörü: Öğr.Gör. ERCAN YAVUZ
16 Dersi Veren Diğer Öğretim Elemanları: İsmet GÜCÜYENER
17 Ders Koordinatörünün İletişim Bilgileri: İsmet GÜCÜYENER ismetguc@uludag.edu.tr, 02242942349, U.Ü. TBMYO Mekatronik Prg. Bşk. Görükle Bursa
18 Dersin Web Adresi:
19 Dersin Amacı Bu derste, Sayısal mantıksal devre tasarımı, ardışık kontrol devrelerini,sayıcı devrelerini, kaydedici devrelerini,ADC ve DAC devrelerini kurulumunu yapıp çalıştırma bilgi ve becerilerinin kazandırılması amaçlanmaktadır
20 Dersin Mesleki Gelişime Katkısı:
21 Ders Öğrenme Kazanımları
1 Sayısal Mantık Devre Elemanlarını kullanabilme;
2 Sözle ifade şeklindeki problemin mantık tablosunu hazırlayabilme ;
3 Mantıksal fonksiyonu en sade biçimde yazabilme;
4 Bileşik Mantık Devrelerini kullanabilme;
5 Kaydedici devre elemanlarını kullanabilme;
6 Flip-Flop devre elemanlarını kullanabilme;
7 İstenen sayıcı devresini tasarlayabilme;
8 Analog-Sayısal dönüştürücü devre elemanını kullanabilme;
22 Dersin İçeriği
Hafta Teori Uygulama
1 Sayısal Mantık Devre Elemanları Laboratuvar tanıtımı
2 Sayısal Mantık Devreleri Ölçü aletleri ve devre kurma tekniği
3 Sayısal Mantık Devre Tasarımı Farklı kapılar kullanarak diğer lojik kapıların elde edilmesi
4 Bileşik Mantık Devreleri 3 kişilik oylama sonuçlarını belirten kontrol devre
5 Kodlayıcı ve Kodçözücüler Şifreli kilit mantık devresi
6 Çoğullayıcı ve Tekilleyiciler NAND kapılar ile Encoder devresinin tasarımı
7 Flip Floplar 10 sayıcı devre tasarımı
8 Ders tekrarı I. Ara Sınav 74LS138 ile yapılan Decoder devresi
9 Senkron Sayıcılar 74LS138 ile yapılan Decoder devresi
10 Senkron Sayıcılar 74LS138 ile yapılan Demultiplexer devresi
11 Kaydediciler 7490 ile 0 dan 9’a yukarı sayıcı devresi
12 Asenkron Sayıcılar ADC kullanımı uygulaması
13 Ders tekrarı II. Ara Sınav ADC kullanımı uygulaması
14 Analog Dijital ve Dijital Analog Dönüştürücüler DAC kullanımı uygulaması
23 Ders Kitabı, Referanslar ve/veya Diğer Kaynaklar: Ders Notları, Digital Design (M. Morris Mano)
24 Değerlendirme
YARIYIL İÇİ ÇALIŞMALARI SAYISI KATKI YÜZDESİ
Ara Sınav 2 50
Kısa Sınav 0 0
Ödev 0 0
Yıl sonu Sınavı 1 50
Toplam 3 100
Yıl içi çalışmalarının Başarıya Oranı 50
Finalin BAşarıya Oranı 50
Toplam 100
Derste Kullanılan Ölçme ve Değerlendirme Yaklaşımları
Açıklama
25 AKTS / İŞ YÜKÜ TABLOSU
Etkinlik SAYISI Süresi [Saat] Toplam İş Yükü [Saat]
Teorik Dersler 14 2 28
Uygulamalı Dersler 14 2 28
Sınıf Dışı Ders Çalışma Süresi (Ön çalışma, pekiştirme) 14 2 28
Ödevler 0 0 0
Projeler 0 0 0
Arazi Çalışmaları 0 0 0
Arasınavlar 2 10 20
Diğer 0 0 0
Yarıyıl Sonu Sınavları 1 20 20
Toplam İş Yükü 124
Toplam İş Yükü / 30 saat 4,13
Dersin AKTS Kredisi 4
26 PROGRAM YETERLİLİKLERİ İLE DERS ÖĞRENİN KAZANIMLARI İLİŞKİSİ TABLOSU
PY1 PY2 PY3 PY4 PY5 PY6 PY7 PY8 PY9 PY10 PY11
OK1 0 0 0 0 5 5 4 3 0 5 4
OK2 0 0 0 0 4 5 4 3 0 4 5
OK3 1 0 1 4 5 5 2 3 2 5 4
OK4 0 1 1 2 3 5 3 2 1 4 4
OK5 0 0 0 1 5 5 3 3 2 4 2
OK6 1 1 0 3 5 5 4 3 3 4 4
OK7 1 1 2 2 4 5 4 2 3 5 5
OK8 1 2 1 2 5 5 5 5 4 5 5
ÖK: Öğrenme Kazanımları PY: Program yeterlilikleri
Katkı Düzeyi: 1 Çok Düşük 2 Düşük 3 Orta 4 Yüksek 5 Çok Yüksek
Bologna İletişim
Mail : bologna@uludag.edu.tr
Tasarım & Kodlama
Bilgi İşlem Daire Başkanlığı © 2015
otomasyon@uludag.edu.tr